SN65LVDS302ZXHR

Texas Instruments
595-SN65LVDS302ZXHR
SN65LVDS302ZXHR

製造商:

說明:
串行器及解串器 - Serdes Programmable 27-bit display serial inter A 595-SN65LVDS302ZXH

ECAD模型:
下載免費的庫載入器,為ECAD工具轉換此文件。瞭解更多關於 ECAD 型號的資訊。

庫存量: 2,305

庫存:
2,305 可立即送貨
工廠前置作業時間:
6 週 工廠預計生產時間數量大於所顯示的數量。
數量超過2305會受到最小訂單要求的限制。
最少: 1   多個: 1
單價:
HK$-.--
總價:
HK$-.--
估計關稅:
包裝:
完整捲(訂購多個2500)

Pricing (HKD)

數量 單價
總價
零卷 / MouseReel™
HK$24.50 HK$24.50
HK$18.33 HK$183.30
HK$16.77 HK$419.25
HK$15.12 HK$1,512.00
HK$14.30 HK$3,575.00
HK$13.81 HK$6,905.00
HK$13.40 HK$13,400.00
完整捲(訂購多個2500)
HK$12.91 HK$32,275.00
HK$12.66 HK$63,300.00
† HK$55.00 MouseReel™費用將加入您的購物車內並自動計算。所有MouseReel™訂單均不能取消和不能退換。

備用包裝

製造商 元件編號:
包裝:
Tray
供貨情況:
庫存量
價格:
HK$29.02
最小值:
1

相似產品

Texas Instruments SN65LVDS302ZXH
Texas Instruments
LVDS接口IC Programmable 27-bit display serial inter A 595-SN65LVDS302ZXHR

商品屬性 屬性值 選擇屬性
Texas Instruments
產品類型: 串行器及解串器 - Serdes
RoHS:  
Deserializer
1.755 Gb/s
LVDS
CMOS
9 Input
27 Output
1.95 V
1.65 V
- 40 C
+ 85 C
SMD/SMT
NFBGA-80
Reel
Cut Tape
MouseReel
品牌: Texas Instruments
開發套件: SN65LVDS302 IBIS
濕度敏感: Yes
運作供電電流: 100 nA
工作電源電壓: 1.8 V
Pd - 功率消耗 : 64.7 mW
產品: Deserializers
產品類型: Serializers & Deserializers - Serdes
系列: SN65LVDS302
原廠包裝數量: 2500
子類別: Interface ICs
找到產品:
若要顯示類似商品,請選取至少一個核選方塊
至少選中以上一個核取方塊以顯示在此類別中類似的產品。
所選屬性: 0

此功能需要啟用JavaScript。

CNHTS:
8542391090
USHTS:
8542390090
ECCN:
EAR99

SN65LVDS302 Display Serial Interface Receiver

Texas Instruments SN65LVDS302 Programmable 27-Bit Display Serial Interface Receiver de-serializes FlatLink™ 3G compliant serial input data to 27 parallel data outputs. The Texas Instruments SN65LVDS302 receiver contains one shift register to load 30 bits from 1, 2, or 3 serial inputs. After checking the parity bit, it latches the 24-pixel and three control bits to the parallel CMOS outputs. If the parity check confirms correct parity, the Channel Parity Error (CPE) output remains low. If a parity error is detected, the CPE output generates a high pulse while the data output bus disregards the newly received pixel. Instead, the last data word is held on the output bus for another clock cycle.