ADSP-SC598 SHARC處理器具備Analog Devices超級哈佛架構。這些32位元/40位元/64位元浮點處理器針對高效能音訊/浮點應用進行最佳化,具有大型晶片內建靜態存取記憶體 (SRAM)、多重內部匯流排可避免輸入/輸出 (I/O) 瓶頸,以及創新數位音訊介面 (DAI)。SHARC+核心包含快取增強與分支預測,同時維持與先前SHARC產品的指令集相容性。
SHARC+處理器整合一系列領先業界的系統周邊與記憶體,是需要可程式性類似於降低指令集運算 (RISC)、多媒體支援及先進訊號處理的應用的首選平台。這些應用包括需要高浮點效能的汽車、專業音訊及工業型應用。
特點
- SHARC+核心基礎架構
- 800MHz (最大)或1GHz (最大)核心時脈頻率
- 2塊640KB晶片內建Level 1 (L1) SRAM記憶體(含平移)可提高低延遲效能
- 支援32位元、40位元及64位元浮點
- 32位元固定點
- 您可透過以下方式聯絡我們:
- 強大的DMA系統
- 16位元DDR/DDR3L記憶體控制器、1.35V支援DDR3L
- 記憶體
- 含ECC保護的2048KB晶片內建2級 (L2) SRAM,無需外部記憶體
- 針對低系統功耗進行了最佳化的3級 (L3) 介面,為DDR3提供16位元介面(支援1.35V的DDR3L裝置)
- 先進硬體加速器
- 增強型FIR/IIR負載引擎以核心時脈頻率運作,可提供額外的處理功率
- 使用OTP安全加密引擎
- 數位音訊介面 (DAI)
- 8個完整運動介面,可搭配TDM與I2S模式
- 2個S/PDIF Rx/Tx、8x ASRC對
- 8個精密時脈發生器
- 2個4通道PDM麥克風輸入
- 40個緩衝器
- Arm核心基礎架構
- 1.2GHz ARM Cortex-A55 (含Neon/FPU)
- 32kByte/32kByte L1指令/資料快取
- 256kByte L2快取
- 其他周邊連線/介面
- 1個eMSI (SDIO/eMMC)
- 2個四通道SPI、1個八通道SPI
- MLB 3腳位/6腳位
- 6個I2C、3個UART
- 2個連結埠
- 16個通用定時器、1個通用計數器
- 3個看門狗定時器
- ePPI
- USB 2.0 HS OTG控制器
- 10/100 EMAC
- 10/100/1000 EMC(含AVB及1588)
- 2個CAN FD
- 8通道12位元清潔機ADC
- 135個GPIO脚位,40個DAI脚位
- 溫度感測器
- 17mm x 17mm (0.8mm間距) 400球CSP_BGA封裝
- 安全與保護
- 加密硬體加速器
- 具有IP保護功能的快速安全啟動
- 強化的FIR與IIR加速度計,速度最高可達1GHz
- 符合AEC-Q100汽車應用標準
應用
- 消費性產品及專業音訊
- 揚聲器
- 聲音棒
- AVR
- 會議系統
- 混合控制台
- 麥克風陣列
- 耳機
- 汽車
- 音訊放大器
- 主機
- ANC/RNC
- 後座娛樂
- 數位駕駛艙
- ADAS
處理器方塊圖
其他資源
發佈日期: 2024-01-15
| 更新日期: 2025-01-28

